科研专业方向
研究领域:
密码技术
研究方向:
高能效系统芯片(SoC)设计与集成应用 智能集成系统算法与实现
研究领域:
密码技术
研究方向:
高能效系统芯片(SoC)设计与集成应用 智能集成系统算法与实现
合作单位 | 合作论文数量 |
---|---|
东南大学电子学院国家专用集成电路系统工程技术研究中心 | 1 |
论文标题 | 基金名称 |
---|---|
抗差分功耗分析攻击的AES SubByte模块全定制VLSI设计 | 国家自然科学基金 |
一种参数可配置的SRRC滤波器的结构设计及其代码的自动生成方法 | 上海市经济和信息化委员会资助项目 |
“安全芯片旁道攻击方法及其防御技术研究”,国家自然科学基金,2006。01月至2008年12月。
“安全芯片防御功耗分析的方法与电路结构”,国家自然科学基金,2005年01月至2007年12月。
“数字证书SoC芯片”,国家“863”课题,2003年05月至2005年10月。
“高性能、低复杂度公钥制密码协处理器IP核”,国家“863”课题,2005年05月至2005年11月。
“芯片*****技术研究”,国防预研项目,2004年01月至2006年04月。
“数字证书SoC芯片开发”,上海市科委重大攻关项目,2003年07月至2005年10月。
“信息安全芯片抗攻击IP核开发与应用”,上海市科委重点实验室产学研基金2003年12月至2005年12月。
“智能卡逻辑抗攻击IP核设计”,上海市科委集成电路创新基金(SDC),2003年12月至2005年4月。
“可伸缩椭圆曲线数字签名、验证专用IP核”,上海市科委集成电路创新基金(SDC),2002年07月至2004年06月。
“超宽带通信系统中高性能同步技术及其低功耗电路实现”,上海市科委“登山行动计划”项目,2006年07月至2007年09月。
“数字电视地面传输芯片”,上海市经委项目,2005年01月至2006年12月。
“低功耗、低成本的LDPC译码器IP核及其嵌入式应用”,上海市科委“创新行动技术”项目,2007年10月至2009年06月。
面向深度神经网络加速芯片的高效硬件优化策略
抗差分功耗分析攻击的AES SubByte模块全定制VLSI设计
一种应用于低功耗SRAM的新型预充电策略(英文)
一种参数可配置的SRRC滤波器的结构设计及其代码的自动生成方法
低硬件成本的高性能Hash算法加速器VLSI设计
可重构的椭圆曲线密码系统及其VLSI设计
参数可选的高速椭圆曲线密码专用芯片的VLSI实现
一种新型椭圆曲线密码系统协处理器的VLSI设计
高能效通信基带芯片关键技术研究与应用
面向国家智能电网建设的智能电表核心电路
针对多核数据独立任务的启发式调度算法
针对云计算系统实时性需求的动态任务调度算法
一种结合特征点和锚框共同预测和回归的目标检测算法
抗多节点翻转SRAM的存储单元
一种面向RISC-V众核处理器的功耗监测电路
一种基于混合天线子阵列的到达角估计方法
一种具有电平移位功能的比较器
一种用于全景图像拼接的基于网格优化的配准方法
球面赤道区域双C型全景视频投影方法
球面赤道区域双C型全景视频投影方法
基于特征点检测的全景视频的传输方法
基于特征点检测的全景视频的传输方法
基于神经网络以及直方图匹配的图像去雾方法
一种基于特征状态反馈的整数和半整数分频器
一种差值型相对延时调节器
一种用于数字校准的差值型电容调节器
一种移位型数字校准系统
一种真随机数发生器最大熵速率的测试方法
一种基于共享存储器的数据通信同步方法
一种基于Mesh拓扑结构的片上网络通信方法
一种并行GPDT算法在多核SOC上的划分方法
适用于HEVC标准的熵编码上下文概率模型建模模块设计方法
适用于HEVC标准的二进制算术编码模块
一种适用于HEVC标准的高吞吐率DCT和IDCT硬件复用结构
一种适用于HEVC标准的帧内预测块大小划分的快速算法
一种适用于HEVC标准的去方块效应滤波器的硬件片上存储方法
基于single-portSRAM的转置矩阵的地址映射算法
一种适用于HEVC标准帧内预测模式判决过程的快速算法
一种适用于HEVC标准中帧内预测的参考像素的硬件填充方法
一种适用于HEVC标准中帧内预测的参考像素的硬件片上存储方法
一种视频融合中基于行的硬件缝合方法
一种图像融合的基于行的硬件实现方法
一种多端口寄存器堆存储单元
自校准桥接电容结构的逐次逼近型模数转换器
可定位的穿戴式跌倒监测系统
兼容LTE和WiMAX的4并行度、基-16高性能Turbo译码器
一种基于多核实现的运动估计方法
一种高精度低功耗的FFT处理器
基于自定时的灵敏放大时序控制信号产生电路
一种多端口寄存器堆存储单元及其布局布线方法
用于寄存器文件的可控制位线摆幅的存储单元
一种适用于DTMB系统抑制长回波信道估计和均衡算法的VLSI结构