科研专业方向
研究领域:
集成电路设计技术
研究方向:
混合信号集成电路关键理论与技术研究,涵盖转换器架构研究,模拟电路的数字校准技术研究,深亚微米工艺下的低功耗技术研究;高性能A/D转换器、D/A转换器,电源管理芯片,PLL等模拟/混合
研究领域:
集成电路设计技术
研究方向:
混合信号集成电路关键理论与技术研究,涵盖转换器架构研究,模拟电路的数字校准技术研究,深亚微米工艺下的低功耗技术研究;高性能A/D转换器、D/A转换器,电源管理芯片,PLL等模拟/混合
合作单位 | 合作论文数量 |
---|---|
教育部IC设计网上合作研究中心 | 4 |
武夷学院机电工程学院 | 2 |
湖南大学电气与信息工程学院 | 1 |
中国科技大学电子科学与技术系 | 1 |
黄山学院信息工程学院 | 1 |
合肥工大先行微电子技术有限公司 | 1 |
论文标题 | 基金名称 |
---|---|
一种8位1 GS/s折叠内插A/D转换器 | 中央高校基本科研业务费专项资金资助项目 |
一种8位1 GS/s折叠内插A/D转换器 | 安徽省科技攻关项目 |
一种高频阻抗匹配自校准电路 | 中央高校基本科研业务费专项资金资助项目 |
一种高速高精度时钟占空比稳定电路 | 安徽省科技攻关项目 |
主持省部级项目1项,校基金项目多项;作为骨干成员参加国基金项目、某部委预研项目、预研基金项目等国家级项目多项。
一种用于高效率Buck变换器的驱动电路设计
一种实现2倍无源增益的噪声整形SARADC
一种用于高精度SARADC的采样失真消除电路
一种应用于高精度SARADC校准的剪枝神经网络算法
基于时间放大技术的时间数字转换器的设计
基于神经网络的数字校准技术综述
新型两步式高精度TDC的设计
基于沃尔什函数的TIADC全数字校准算法
带校准的高速MIPI电路设计
TIADC中采样时间失配误差的反馈式校准技术
一种新型高精度的RC振荡器设计
误差提取自适应修正的前馈式TIADC校准算法
高性能流水线ADC中低抖动时钟占空比稳定器的设计
通道间差值统计的TIADC时序误差校准方法
一种8位1 GS/s折叠内插A/D转换器
一种分段线性高压LED恒流驱动芯片
硬件木马技术研究进展
基于参考信号注入的TIADC时间失配校准算法
适用于TIADC的高精度时间失配误差校准算法
一种带2阶温度补偿的负反馈箝位CMOS基准电压源
基于曲率补偿的低温度系数带隙基准源设计
基于SPI接口针对采样保持电路失调的校准电路设计
时间交织ADC时间失配后台数字校准算法
带参考通道的时间交叉ADC数字后台校准方法
应用于高速高精度流水线ADC中的差分参考源
高性能可配置带隙基准源的设计
高速低抖动时钟稳定电路设计
1.5V低功耗CMOS恒跨导轨对轨运算放大器
1.2V低功耗全摆幅CMOS恒跨导轨对轨运放
一种适用于数模转换电路的带隙基准电压源
一种高性能4阶电荷泵锁相环的设计
高性能带隙基准源的分析与设计
一种恒跨导轨对轨CMOS运算放大器的设计
高速FIR滤波器中乘加单元的优化设计
一种高速数字FIR滤波器的VLSI实现
DReAC:一种新型动态可重构协处理器
基于Verilog-AMS的VCO噪声建模
一种高频阻抗匹配自校准电路
一种高速高精度时钟占空比稳定电路
多核SoC体系结构及原型设计技术研究
一种可调死区时间电路
一种用于高效率Buck变换器的驱动电路
用于相位量化ADC的IQ不平衡的校准模块及校准方法
逐次逼近型ADC的电容阵列电路及其电容开关控制方法
一种AMOLED显示器的色域转换方法
应用于超高速流水线折叠插值结构的模数转换器的数字编码电路及其方法
前馈式全数字TIADC系统的采样时间误差校准模块及其方法
一种基于LMS的除法器模块及其求除方法
一种子像素渲染的验证显示方法
一种用于TIADC采样时间误差的全数字校准模块及其校准方法
一种安全芯片的抗时钟频率错误注入攻击的防御电路
一种安全芯片的抗时钟频率错误注入攻击的防御电路
一种用于TIADC通道间增益误差的校准模块及其校准方法
一种用于TIADC系统时钟失配误差的校准模块及其校准方法
一种用于TIADC系统时钟失配误差的校准模块及其校准方法
一种用于TIADC采样时间误差的校准模块及其校准方法
一种片上网络延迟上界的多出口聚集流分析方法
一种片上网络延迟上界的多出口聚集流分析方法
一种双采样伪劈分结构快速数字校准算法
一种双采样伪劈分结构快速数字校准算法
一种带参考通道的TIADC的数字后台实时补偿方法
无冗余通道的时间交叉ADC劈分校准结构及其自适应校准方法